【書類名】明細書

【発明の名称】DC/DCコンバータ

【技術分野】

[0001]

本発明の実施形態は、DC/DCコンバータに関する。

### 【背景技術】

 $[0\ 0\ 0\ 2]$ 

DC/DCコンバータでは、ハイサイドトランジスタとローサイドトランジスタを交互 にスイッチングさせてインダクタを駆動し、電気エネルギを損失なく磁気エネルギに変換 させた後、出力コンデンサにて再び電気エネルギに変換させて、直流電圧レベルの変換を 行っている。

# [0003]

ハイサイドトランジスタとしてNMOSトランジスタを用いる場合、ハイサイドトラン ジスタのゲートを制御するゲート制御回路には、入力電圧よりも高い電圧が印加されるた め、ゲート制御回路の2つの電源供給ノード間にブートストラップコンデンサを接続する ことが多い。

# $[0\ 0\ 0\ 4]$

DC/DCコンバータの負荷が小さい軽負荷状態では、ハイサイドトランジスタとロー サイドトランジスタを間欠動作させて、消費電力の削減を図るのが一般的である。この場 合、ブートストラップコンデンサの充電電圧が低くなりすぎないように、ブートストラッ プコンデンサの充電電圧をモニタして、充電電圧が予め定めた所定電圧以下になると、ロ ーサイドトランジスタを強制的にオンさせて、ブートストラップコンデンサを再充電する ことが考えられる。ところが、間欠動作の最中に、軽負荷状態であるにもかかわらず、ロ ーサイドトランジスタをオンさせるのは、無駄に消費電力を増やすことになる。

## 【先行技術文献】

### 【特許文献】

[0005]

【特許文献1】特開2014-23269号公報

#### 【発明の概要】

【発明が解決しようとする課題】

[0006]

本実施形態は、軽負荷時に低消費電力でブートストラップコンデンサを充電可能なDC **/DCコンバータを提供するものである。** 

#### 【課題を解決するための手段】

#### [0007]

<u>本実施形態によれば、入力電圧のノードとインダクタの一端との間に接続される第1ト</u> ランジスタと、

前記インダクタの一端と基準電圧ノードとの間に接続される第2トランジスタと、

前記第1トランジスタのゲート電圧を制御する第1ゲート制御回路と、

前記第1ゲート制御回路の第1および第2電源供給ノード間に接続されるキャパシタと

前記入力電圧と前記インダクタの他端側電圧との電圧差が第1電圧以下か否かを検出す る第1検出回路と、

前記第1検出回路により前記第1電圧より大きいと検出された場合には、前記キャパシ タの充電電圧が所定電圧以下になると、前記第2トランジスタをオフのままで前記キャパ ✓タの充電を行う第1充電制御回路と、を備えるDC/DCコンバータが提供される。

# 【図面の簡単な説明】

#### [0008]

【図1】一実施形態によるDC/DCコンバータ1の回路図。

【図2】図1のDC/DCコンバータ1の通常動作時のタイミング図。

【図3】軽負荷時かつ入力電圧Vinが出力電圧Voutより第1電圧より大きい場合のタイミング図。

【図4】軽負荷時かつ入力電圧Vinが出力電圧Voutより第1電圧以下の場合のタイミング図。

## 【発明を実施するための形態】

### [0009]

以下、図面を参照して本発明の実施形態を説明する。以下の実施形態では、DC/DCコンバータ内の特徴的な構成および動作を中心に説明するが、DC/DCコンバータには以下の説明で省略した構成および動作が存在しうる。ただし、これらの省略した構成および動作も本実施形態の範囲に含まれるものである。

### [0010]

図1は一実施形態によるDC/DCコンバータ1の回路図である。図1のDC/DCコンバータ1は、ブートストラップコンデンサ(キャパシタ)Cbootと、ハイサイドトランジスタ(第1トランジスタ)Q1と、ローサイドトランジスタ(第2トランジスタ)Q2と、第1ゲート制御回路2と、第2ゲート制御回路3と、低電圧検出回路(第3検出回路)4と、電圧差検出回路(第1検出回路)5と、軽負荷判定回路(判定回路)6と、第1充電制御回路7と、誤差電圧検出回路(第2検出回路)8と、第2充電制御回路9とを備えている。

### [0011]

ハイサイドトランジスタQ1は、DC/DCコンバータ1の入力電圧V inのノード n 1 とインダクタL1の一端LXとの間に接続されている。ハイサイドトランジスタQ1は、例えばNMOSトランジスタである。ハイサイドトランジスタQ1をNMOSトランジスタにすることで、PMOSトランジスタにするよりも、オン抵抗を低くでき、効率がよくなる。ただし、NMOSトランジスタを完全にオンさせるには、ゲートーソース間電圧を大きくしなければならず、NMOSトランジスタのゲート電圧をドレイン電圧よりも高くする必要がある。ドレイン電圧は、DC/DCコンバータ1の入力電圧V inであるため、入力電圧V inよりも高いゲート電圧を生成する必要がある。そこで、図1のDC/DCコンバータ1では、ハイサイドトランジスタQ1のゲート電圧を制御する第1ゲート制御回路2のハイサイド電源ノード(第1電源供給ノード)n2とハイサイド接地ノード(第2電源供給ノード)n3との間にブートストラップコンデンサCbootを接続して、第1ゲート制御回路2に入力電圧V inよりも高い電源電圧を供給するようにしている。

# [0012]

第1ゲート制御回路2は、レベルシフト回路11と、レベルシフト回路11の出力電圧を反転出力するインバータ I V 1 とを有し、インバータ I V 1 の出力電圧がハイサイドトランジスタQ1のゲート電圧となる。

#### [0013]

ローサイドトランジスタQ2は、インダクタL1の一端LXとローサイド接地ノード(基準電圧ノード)GNDとの間に接続されている。ローサイドトランジスタQ2は、例えばNMOSトランジスタである。

#### [0014]

ローサイドトランジスタQ2のゲートには、第2ゲート制御回路3が接続されている。第2ゲート制御回路3は、論理演算部12と、信号処理部13と、インバータIV2とを有する。論理演算部12については後述する。信号処理部13は、第1ゲート制御回路2と第2ゲート制御回路3の双方に対する制御信号を生成する。インバータIV2は、制御信号を反転して、ローサイドトランジスタQ2のゲート電圧を生成する。また、信号処理部13で生成された第1ゲート制御回路2用の制御信号は、第1ゲート制御回路2内のレベルシフト回路11でレベルシフトされた後、インバータIV1に入力される。

#### [0015]

インダクタL1の他端側には、出力電圧Voutを出力するDC/DCコンバータ1の出力端子OUTが接続されており、この出力端子OUTとローサイド接地ノードGNDとの

間には出力コンデンサCoutと負荷Rloadが接続されている。負荷Rloadの大きさは種々変動することを想定している。

### [0016]

電圧差検出回路5は、DC/DCコンバータ1の入力電圧Vinと出力電圧Voutとの電圧差が第1電圧以下か否かを検出し、第1電圧以下か否かを示す検出信号を出力する。第1電圧とは、例えば5Vである。電圧差検出回路5から出力された検出信号は、論理演算部12の他方の入力ノードに供給される。例えば、検出信号は、電圧差が第1電圧以下になると、ハイ電位になる。

# [0017]

低電圧検出回路 4 は、ブートストラップコンデンサ C bootの両電極間に接続されており、ブートストラップコンデンサ C bootの充電電圧が第 2 電圧以下か否かを検出し、第 2 電圧以下か否かを示す検出信号を、上述した論理演算部 1 2 の一方の入力ノードに供給する。例えば、ブートストラップコンデンサ C bootの充電電圧が第 2 電圧以下になると、低電圧検出回路 4 は、検出信号をハイ電位にする。ここで、第 2 電圧とは、ブートストラップコンデンサ C bootの再充電が必要となる電圧であり、より具体的には、ブートストラップコンデンサ C bootを再充電しないと、ハイサイドトランジスタ Q 1 の 1 の 1 の 1 の 1 である。

# [0018]

論理演算部12は、例えば、2つの入力ノードの論理積信号を出力するANDゲートである。論理演算部12の出力がハイ電位になるのは、DC/DCコンバータ1の入力電圧Vinと出力電圧Voutとの電圧差が第1電圧以下で、かつブートストラップコンデンサCbootの充電電圧が第2電圧以下の場合である。論理演算部12の出力信号は信号処理部13に入力される。

## [0019]

なお、論理演算部12は、必ずしもANDゲートで構成する必要はない。種々の論理ゲートを組み合わせて構成してもよい。

#### [0020]

誤差電圧検出回路 8 は、インダクタ L 1 の他端側電圧 Vout と予め定めた基準出力電圧 との電圧差を示す誤差電圧を検出する。誤差電圧が小さい場合には、D C / D C コンバータ 1 の出力電圧 Vout が基準出力電圧に近いことを示しており、負荷 R load が軽いと判断 することができる。

#### [0021]

軽負荷判定回路6は、誤差電圧に基づいて、負荷Rloadが軽いことを示す軽負荷状態か否かを判定する。より具体的には、軽負荷判定回路6は、誤差電圧が予め定めた所定電圧以下の場合には、軽負荷状態と判定する。

## [0022]

信号処理部13は、インダクタL1の一端LX側電圧と、論理演算部12の出力信号と、軽負荷判定回路6の出力信号と、誤差電圧とに基づいて、ハイサイドトランジスタQ1用の制御信号と、ローサイドトランジスタQ2用の制御信号とを生成する。例えば、信号処理部13は、軽負荷判定回路6にて軽負荷状態と判定されると、ハイサイドトランジスタQ1とローサイドトランジスタQ2がともにオフするような制御信号を生成する。

# [0023]

このように、軽負荷時には、ハイサイドトランジスタQ1とローサイドトランジスタQ2がともにオフさせて、消費電力の低減を図る。ただし、ブートストラップコンデンサCbootの充電電圧が低くなると、後述するように、第1充電制御回路7または第2充電制御回路9を利用して、ブートストラップコンデンサCbootの充電を行う。第2充電制御回路9では、瞬間的にローサイドトランジスタQ2をオンする。

# [0024]

第1充電制御回路7は、電圧差検出回路5により電圧差が第1電圧より大きいと判定さ

# [0025]

第1充電制御回路7は、より具体的な一例では、電流源21と、ツェナーダイオード( 定電圧源)22と、第3トランジスタQ3とを有する。電流源21は、入力電圧Vinの印 加ノードと、第3トランジスタQ3のゲートとの間に接続されている。ツェナーダイオー ド22は、第3トランジスタQ3のゲートと、ハイサイド接地ノードn3との間に接続さ れている。すなわち、電流源21とツェナーダイオード22は、入力電圧Vinの印加ノー ドとハイサイド接地ノードn3との間に直列接続されている。第3トランジスタQ3は例 えばNMOSトランジスタであり、そのドレインは入力電圧Vinの印加ノードに接続され 、そのソースはハイサイド電源ノードn2に接続されている。後述するように、第3トラ ンジスタQ3は、能動領域で動作する。第3トランジスタQ3は、入力電圧Vinの印加ノ ードとハイサイド電源ノードn2との電圧差が所定電圧以上になると、入力電圧Vinの印 加ノードからハイサイド電源ノードn2に電流を流して、ブートストラップコンデンサC bootの充電を行う。

# [0026]

第2充電制御回路9は、ハイサイド電源ノードn2とローサイド接地ノードGNDとの 間に接続されている。第2充電制御回路9は、ローサイドトランジスタQ2がオンのとき にキャパシタを充電する。第2充電制御回路9は、ハイサイド電源ノードn2とローサイ ド接地ノードGNDとの間に直列接続されたダイオードD1と直流電源23とを有する。 ダイオードD1のアノードは直流電源23に接続され、ダイオードD1のカソードはハイ サイド電源ノードn2に接続されている。

# [0027]

直流電源23の電圧レベルVs1は、ツェナーダイオード22の電圧レベルVcboot1+Vg sよりも高くしている。これにより、ブートストラップコンデンサCbootの充電電圧Vcbo ot1がツェナーダイオード22の電圧レベルまで下がると、第1充電制御回路7を用いて 、ブートストラップコンデンサCbootの再充電が行われる。

#### [0028]

図2は図1のDC/DCコンバータ1の通常動作時のタイミング図である。ここで、通 常動作とは、軽負荷状態よりも負荷Rloadが重いことを意味する。

## [0029]

図2は、時刻t1で、すでにブートストラップコンデンサCbootが充電されている例を 示している。時刻 t 1~ t 2では、ハイサイドトランジスタQ1がオンし、ローサイドト ランジスタQ2がオフする。これにより、インダクタL1の一端LX側電圧VLXは入力電 圧Vinとほぼ同電位にまで上昇し、インダクタL1に流れる電流ILXは、線形に上昇する 。時刻 t 1~ t 2 では、ブートストラップコンデンサCbootへの充電は行われないため、 ブートストラップコンデンサCbootの充電電圧は徐々に低下する。

## [0030]

時刻t2~t3は、ハイサイドトランジスタQ1とローサイドトランジスタQ2の双方 がオフするデッドタイムである。デッドタイムを設けるのは、貫通電流を防止するためで ある。この期間内では、インダクタL1の一端LX側電圧は急峻に低下し、また、ブート ストラップコンデンサCbootの充電電圧も徐々に低下する。インダクタL1は、急激には 電流の方向を切り替えることができないため、時刻 t 2 以降、徐々に電流が低下していく

#### [0031]

時刻t3~t4では、ハイサイドトランジスがオフで、ローサイドトランジスタQ2が オンする。これにより、インダクタL1の一端LX側電圧は接地レベル(例えばOV)と なる。インダクタL1の電流は、引き続き、徐々に低下していく。ローサイドトランジス タQ2がオンすると、インダクタL1の一端LX側電圧が接地レベルになる影響で、電荷 保存の法則により、ブートストラップコンデンサCbootの一端側であるハイサイド電源ノ ードn2の電圧も低下する。これにより、第2充電制御回路9を介して、ブートストラッ

プコンデンサCbootの充電が行われて満充電状態となり、ブートストラップコンデンサCbootの充電電圧はほぼ一定になる。

### [0032]

時刻 t  $4 \sim t$  5 は、ハイサイドトランジスタQ 1 とローサイドトランジスタQ 2 の双方がオフするデッドタイムである。この期間内では、ブートストラップコンデンサ C bootの 充電電圧は徐々に低下する。その後、時刻 t 5 以降は、時刻 t  $1 \sim t$  5 と同様の動作が繰り返される。

# [0033]

このように、図1のDC/DCコンバータ1は、通常動作時には、ハイサイドトランジスタQ1とローサイドトランジスタQ2を交互にオンさせて、入力電圧V in とは異なる電圧レベルの出力電圧V out を生成する。ハイサイドトランジスタQ1とローサイドトランジスタQ2のオン期間の比率を制御することで、出力電圧V out の電圧レベルを調整できる。

## [0034]

図3は、軽負荷時で、かつ入力電圧Vinと出力電圧Voutとの電位差が第1電圧より大きい場合のタイミング図である。この場合、電圧差検出回路5は、入力電圧Vinが出力電圧Voutよりの第1電圧より大きいことを示すロー電位の検出信号を出力する。

# [0035]

時刻 t 1 1  $\sim$  t 1 4 では、図 2 の時刻 t 1  $\sim$  t 4 と同様の動作が行われる。時刻 t 1 4 の時点で、軽負荷判定回路 6 により軽負荷と判定されると、時刻 t 1 4 以降、ハイサイドトランジスタQ 1 とローサイドトランジスタQ 2 はともにオフする。これにより、ブートストラップコンデンサ C bootの充電電圧は徐々に低下する。

### [0036]

時刻 t 1 4 の時点では、インダクタL1の一端LXはハイインピーダンスとなるが、インダクタL1の他端側は、出力コンデンサCoutの充電電圧に応じた出力電圧Voutとなる。このため、インダクタL1の一端LX側電圧は、時刻 t 1 4 では大きく振動し、徐々に振動振幅が小さくなり、やがて他端側の出力電圧Voutと同電位になる。

## [0037]

時刻 t 15で、ブートストラップコンデンサ Cbootの充電電圧が所定電圧 Vboot1まで低下すると、ハイサイド電源ノード n 2の電圧が下がるため、第1充電制御回路 7 内の第3トランジスタQ3のゲートーソース間電圧が高くなり、入力電圧 Vinの印加ノードから第3トランジスタQ3を介してハイサイド電源ノード n 2に電流が流れて、ブートストラップコンデンサ Cbootの充電が行われる。第3トランジスタQ3は、飽和領域ではなく、能動領域で動作する。よって、時刻 t 15以降、ハイサイドトランジスタQ1がオンになる時刻 t 16までの間、第1充電制御回路7は、継続してブートストラップコンデンサ Cbootの充電を行い、ハイサイド電源ノード n 2の電圧はほぼ Vboot1に保持される。時刻 t 16以降は、時刻 t 11~t 16の動作と同様の動作が繰り返される。

#### [0038]

第1充電制御回路 7 は、第3トランジスタQ3を介して、僅かな充電電流を継続してブートストラップコンデンサCbootに供給して、ブートストラップコンデンサCbootの充電を行う。すなわち、第1充電制御回路 7 は、ブートストラップコンデンサCbootの充電に必要な量の電流を流すだけであり、ローサイドトランジスタQ2をオンしてブートストラップコンデンサCbootを充電するよりも、大幅に消費電力を削減できる。

#### [0039]

このように、本実施形態では、軽負荷時で、かつ入力電圧Vinと出力電圧Voutとの電位差第1電圧より大きい場合には、ローサイドトランジスタQ2をオフにしたまま、第1充電制御回路7を用いてブートストラップコンデンサCbootの充電が行われる。

#### [0040]

図4は、軽負荷時で、かつ入力電圧Vinと出力電圧Voutとの電圧差が第1電圧以下の場合のタイミング図である。この場合、電圧差検出回路5は、入力電圧Vinと出力電圧V

outとの電圧差が第1電圧以下であることを示すハイ電位の検出信号を出力する。この状態で、低電圧検出回路4がブートストラップコンデンサCbootの充電電圧が第2電圧以下になったことを検出すると、論理演算部12の出力はハイになる。これにより、信号処理部13は、ローサイドトランジスタQ2のオフ固定を解除する。

## [0041]

時刻 t 21~ t 24では、時刻 t 11~ t 14と同様の動作が行われる。時刻 t 24で、ハイサイドトランジスタQ1とローサイドトランジスタQ2がともにオフすると、ブートストラップコンデンサCbootの充電電圧が徐々に低下する。その後、時刻 t 25で、低電圧検出回路4は、ブートストラップコンデンサCbootの充電電圧が第2電圧以下になったことを検出する。これにより、論理演算部12の出力はハイ電位になる。このとき、軽負荷判定回路6も軽負荷状態であると判定した場合には、信号処理部13は、ロー電位の制御信号を出力する。この制御信号は、インバータで反転されて、ローサイドトランジスタQ2は一瞬だけオンレ、インダクタL1の一端LX側電圧VLXが低下する。電荷保存の法則により、ブートストラップコンデンサCbootの一端側、すなわちハイサイド電源ノード t 20電圧も低下する。よって、第2充電制御回路9内の直流電源23からダイオードD1を介してブートストラップコンデンサCbootの充電が行われる。これにより、ブートストラップコンデンサCbootの充電が行われる。これにより、ブートストラップコンデンサCbootの充電が行われる。その後、時刻 t 25 以降は、時刻 t 21~ t 25 の動作が繰り返される。

# [0042]

なお、時刻 t 25のローサイドトランジスタQ2のオン切替は、ブートストラップコンデンサCbootの充電のためであり、ローサイドトランジスタQ2をオンさせるのは一瞬だけである。ローサイドトランジスタQ2をオンさせる期間が長いと、インダクタL1からローサイドトランジスタQ2側に大電流が流れて、出力電圧Voutも下がってしまうためである。

# [0043]

また、入力電圧V in E 出力電圧V out E の電圧差が第1電圧以下の場合に、第1充電制御回路E にてブートストラップコンデンサE bootを充電しない理由は、入力電圧E in E 出力電圧E out E の電圧差が小さい場合には、入力電圧E in E に対して、ハイサイド電源ノードE の電圧をあまり下げられないため、第2充電制御回路E り内の第3トランジスタE のが一ト電圧に対してソース電圧をあまり低くできなくなり、第3トランジスタE のがしてブートストラップコンデンサE bootに十分な充電電流を流せないおそれがあるためである。

#### $[0\ 0\ 4\ 4]$

このように、本実施形態では、軽負荷時で、かつ入力電圧Vinが出力電圧Voutよりも第1電圧より大きい場合には、ブートストラップコンデンサCbootの充電電圧が所定電圧以下になると、ローサイドトランジスタQ2をオフのままで、第1充電制御回路7を用いて前記ブートストラップコンデンサCbootの充電を行う。これにより、ローサイドトランジスタQ2をオンにしてブートストラップコンデンサCbootの充電を行うよりも、はるかに低消費電力でブートストラップコンデンサCbootの充電を行える。

## [0045]

また、入力電圧Vinと出力電圧Voutとの電位差が第1電圧以下の場合には、ブートストラップコンデンサCbootの充電電圧が第2電圧以下になると、ローサイドトランジスタQ2をオンにしてブートストラップコンデンサCbootの充電を行うため、ブートストラップコンデンサCbootを迅速に充電できる。

#### [0046]

本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これら新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これら実施形態やその変形は、発明の範囲や

<u>整理番号:20830401 特願2015-052570 (Proof) 提出日:平成27年 3月16日 7/E</u> 要旨に含まれるとともに、特許請求の範囲に記載された発明とその均等の範囲に含まれる

【符号の説明】

[0047]

1 DC/DCコンバータ、2 第1ゲート制御回路、3 第2ゲート制御回路、4 低電圧検出回路、5 電圧差検出回路、6 軽負荷判定回路、7 第1充電制御回路、8 誤差電圧検出回路、9 第2充電制御回路、11 レベルシフト回路、12 論理演算部、13 信号処理部

# 【書類名】特許請求の範囲

### 【請求項1】

入力電圧のノードとインダクタの一端との間に接続される第1トランジスタと、 前記インダクタの一端と基準電圧ノードとの間に接続される第2トランジスタと、

前記第1トランジスタのゲート電圧を制御する第1ゲート制御回路と、

前記第1ゲート制御回路の第1および第2電源供給ノード間に接続されるキャパシタと

前記入力電圧と前記インダクタの他端側電圧との電圧差が第1電圧以下か否かを検出す る第1検出回路と、

前記第1検出回路により前記第1電圧より大きいと検出された場合には、前記キャパシ タの充電電圧が所定電圧以下になると、前記第2トランジスタをオフのままで前記キャパ シタの充電を行う第1充電制御回路と、を備えるDC/DCコンバータ。

# 【請求項2】

前記インダクタの他端側電圧と予め定めた基準出力電圧との電圧差を検出する第2検出 回路と、

前記第2検出回路で検出された電圧差に基づいて、軽負荷状態か否かを判定する判定回 路と、

前記キャパシタの充電電圧が第2電圧以下か否かを検出する第3検出回路と、

前記判定回路により前記軽負荷状態と判定された場合には前記第1トランジスタおよび 前記第2トランジスタをオフさせ、その後、前記第3検出回路により前記第2電圧以下と 検出され、かつ前記第1検出回路により前記電圧差が前記第1電圧以下と検出された場合 には前記第2トランジスタをオンさせる第2ゲート制御回路と、

前記キャパシタの一端と前記基準電圧ノードとの間に接続され、前記第2トランジスタ がオンのときに前記キャパシタを充電する第2充電制御回路と、を備える請求項1に記載 のDC/DCコンバータ。

# 【請求項3】

前記第1充電制御回路は、前記入力電圧のノードと前記第1電源供給ノードとの電圧差 が所定電圧以上になると、前記入力電圧のノードから前記第1電源供給ノードを介して前 記キャパシタを充電する第3トランジスタを有する請求項1または2に記載のDC/DC コンバータ。

#### 【請求項4】

前記第1充電制御回路は、

前記入力電圧のノードと前記トランジスタのゲートとの間に接続される電流源と、

前記第3トランジスタのゲートと前記第2電源供給ノードとの間に接続される定電圧源 と、を有する請求項3に記載のDC/DCコンバータ。

#### 【請求項5】

前記定電圧源は、ツェナーダイオードである請求項4に記載のDC/DCコンバータ。

#### 【請求項6】

前記第3トランジスタは、能動領域で動作する請求項3乃至5のいずれかに記載のDC /DCコンバータ。

#### 【請求項7】

前記第1充電制御回路が前記キャパシタを連続して充電する期間は、前記第3検出回路 により前記第2電圧以下と検出され、かつ前記第1検出回路により前記電圧差が前記第1 電圧以下と検出された場合に前記第2トランジスタがオンする期間よりも長い請求項1乃 至4のいずれかに記載のDC/DCコンバータ。

【書類名】要約書

【要約】

【課題】軽負荷時に低消費電力でブートストラップコンデンサを充電可能なDC/DCコ ンバータを提供する。

【解決手段】DC/DCコンバータは、入力電圧のノードとインダクタの一端との間に接 続される第1トランジスタと、インダクタの一端と基準電圧ノードとの間に接続される第 2トランジスタと、第1トランジスタのゲート電圧を制御する第1ゲート制御回路と、第 1ゲート制御回路の第1および第2電源供給ノード間に接続されるキャパシタと、入力電 圧とインダクタの他端側電圧との電圧差が第1電圧以下か否かを検出する第1検出回路と 、第1検出回路により第1電圧より大きいと検出された場合には、キャパシタの充電電圧 が所定電圧以下になると、第2トランジスタをオフのままでキャパシタの充電を行う第1 充電制御回路と、を備える。

【選択図】図1

【書類名】図面

【図1】



【図2】



【図3】





